چندریسمانی همزمان: تفاوت میان نسخه‌ها

محتوای حذف‌شده محتوای افزوده‌شده
Q2020 (بحث | مشارکت‌ها)
به نسخهٔ 32515519 از SalmanZ (بحث) برگردانده شد (توینکل)
برچسب: خنثی‌سازی
Dimaat (بحث | مشارکت‌ها)
اصلاح پردازندهٔ به پردازنده
خط ۷:
ضمائم اصلی مورد نیاز، شامل توانایی واکشی (حمل) دستورالعمل‌ها از چندرشتگی در یک دوره زمانی و یک فایل [[رجیستر]] (ثبت‌کننده) بزرگ‌تر برای نگه‌داری داده‌ها از طرف چندرشتگی است. تعداد رشته‌های متقارن (همزمان)، توسط طراحان [[تراشه]] قابل تصمیم‌گیری است. دو رشته متقارن در هر هسته سی‌پی‌یو نوع رایج آن است اما بعضی از پردازنده‌ها ۸ رشته [[تقارن|متقارن]] را در یک هسته در خود دارند.
 
به دلیل آن‌کهآن‌ که روش فنی راه‌حل بسیار سودمندی است و درگیری رو به افزایش اجتناب ناپذیر در اشتراک‌گذاری منابع، اندازه‌گیری یا تأیید اثربخشی راه حل می‌تواند دشوار باشد.
به‌هرحال اندازه‌گیری اثربخشی انرژی اس‌ام‌تی توسط بومی‌موازی و مدیریت میزان کار در تاریخ ازnm130 به nm32 در پیاده‌سازی اس‌ام‌تی شرکت intel به این رسیدند که در پیاده‌سازی در nm45 وnm 32، SMT در انرژی بسیار کارآمد است. حتی در مورد پردازنده‌های اتمی.
در سیستم‌های مدرن، اس‌ام‌تی به‌طور هم‌زمان همراه با یک نیروی پویای کوچک اضافی کار می‌کند که حتی زمانی که بازده حداقل است، می‌توان به صرفه جویی در مصرف [[برق]] توجه داشت.
خط ۳۳:
 
آخرین طراحی در معماری MIPS شامل سیستم اس‌ام‌تی است که با عنوان MIPS MT شناخته شده‌است.
MIPS MT، وزن سنگین عناصر پردازش مجازی و وزن کم ریزرشته‌های سخت‌افزار بهبود داد. RMI، راه انداز برپایهٔ کوپرتینو، اولین فروشنده MIPS برای بهبود پردازندهٔپردازنده برپایهٔ SOC بر روی ۸ هسته می‌باشد که هرکدام۴ رشته را اجرا می‌کند. رشته‌ها می‌توانند در حالت ریز بخش اجرا شوند که یک سری رشته مختلف می‌توانند در یک دوره زمانی انجام شوند. رشته‌ها می‌توانند به یک سری اولویت‌ها اختصاص داده شوند. تکنولوژی تصوری MIPS در CPU دارای 2 SMT رشته در یک هسته می‌باشند.
{{چه زمانی}}